Presunta fuga de especificaciones de AMD Zen 5: el doble de núcleos, aumento del 15% de IPC con respecto a Ryzen 7000

El canal de YouTube Moore's Law Is Dead ha filtrado dos nuevas diapositivas supuestamente oficiales de AMD que detallan las especificaciones clave y los objetivos de IPC para Zen 5 y Zen 6. Las nuevas diapositivas informan que Zen 5 será una revisión arquitectónica significativa sobre Zen 4, con el objetivo de mejorar IPC en 10. -15%. o más. Zen 5 también integraría 16 CCX principales por primera vez. Antes de continuar, tendremos que ser bastante cautelosos con este informe.

La lista de mejoras del núcleo Zen 5 es bastante larga. Las mayores ganancias se encuentran en la caché L1, el predictor de rama, la ventana de ejecución y el rendimiento del procesamiento central. El predictor de ramas recibió ramas condicionales sin burbujas, alta precisión y BTB más grande. El tamaño de la caché Zen 5 L1 ha aumentado de 32 KB en Zen 4 a 48 KB ahora en Zen 5.

(Crédito de la imagen: YouTube – La ley de Moore está muerta)

(Crédito de la imagen: YouTube – La ley de Moore está muerta)

Según se informa, el rendimiento del chip ha mejorado significativamente, con 2 unidades básicas de recuperación de bloques, 8 unidades de banda ancha/cambio de nombre, 6 ALU, 4 unidades de carga y 2 unidades de almacenamiento, y más. El programador ahora tendría una estructura más grande y el programador de números enteros es más grande y más unificado que los diseños anteriores. La diapositiva también enumera mejoras adicionales en la captación previa de datos, así como mejoras de seguridad y ISA, pero no entra en detalles específicos.

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Subir