Aunque los procesos de fabricación de la familia N3 (clase 3nm) de TSMC brindan una serie de beneficios de rendimiento y potencia, los costos muy altos del nodo N3 inicial de la fundición dificultan la adopción generalizada. Como era de esperar, se rumorea que la compañía se está preparando para reducir sus cotizaciones para la producción de 3nm para despertar el interés de los diseñadores de chips, según un informe de MyDrivers.
Aunque en este punto todas las cotizaciones y precios publicados de N3 de TSMC deben considerarse rumores, es probable que los costos de producción de TSMC en su proceso N3E sean más bajos que los de su N3 inicial. Queda por ver cuánto cobrará la compañía por la producción en otros nodos de clase N3, como N3P, N3S y N3X. Los precios más bajos para la producción de 3 nm atraerán a más clientes a estos nodos, pero no es algo que vaya a suceder de la noche a la mañana.
Se rumorea que la tecnología de fabricación N3 inicial de TSMC (también conocida como N3B) solo la utilizará Apple, ya que la empresa es el mayor cliente de la fundición dispuesto a adoptar nodos de vanguardia antes que otros. Pero N3 es una tecnología costosa de usar. N3 hace un uso extensivo de la litografía ultravioleta extrema (EUV) de hasta 25 capas, según China Renaissance, y cada escáner EUV ahora cuesta entre $ 150 millones y $ 200 millones, según la configuración. Para depreciar las fábricas equipadas con tales herramientas de producción, TSMC debe cobrar más por la producción de su proceso N3 y sus sucesores.
Algunos dicen que TSMC podría cobrar hasta $ 20,000 por oblea N3, en lugar de $ 16,000 por oblea N5, y aunque esas cotizaciones dependen de muchos factores, la conclusión principal es que la producción de chips sigue siendo más costosa. El aumento de los costos significa menores ganancias para empresas como AMD, Broadcom, MediaTek, Nvidia y Qualcomm, razón por la cual los desarrolladores de chips están reconsiderando cómo crean diseños avanzados y utilizan nodos de última generación.
"Creemos que el significado [N3] La aceleración tendrá lugar en la segunda mitad de 2023 cuando la versión optimizada, N3E, esté lista”, escribió Szeho Ng, analista de China Renaissance. MTK) y ASIC (es decir, MRVL, AVGO, GUC) probablemente permanecerán en N4/5 y elegirán N3E como su primera incursión en la clase N3, desde nuestro punto de vista. Mientras tanto, creemos que la adopción popular de N3 (también conocida como N3B) se limitará en gran medida a los productos de Apple".
Para incentivar a sus socios a usar sus tecnologías de proceso de clase N3, TSMC está considerando reducir sus cotizaciones para estos nodos. En particular, el proceso N3E de TSMC solo usa EUV para un máximo de 19 capas y tiene un poco menos de complejidad en términos de fabricación y, por lo tanto, es más económico de usar. TSMC podría reducir las cotizaciones de producción de N3E sin afectar la rentabilidad. N3E no ofrece ninguna ventaja sobre N5 en lo que respecta al escalado de celdas SRAM, lo que significa tamaños de matriz más grandes en comparación con los fabricados en N3/N3B.
AMD a annoncé publiquement qu'il prévoyait d'utiliser un nœud N3 pour certaines de ses conceptions basées sur Zen 5 prévues pour 2024, et Nvidia devrait adopter N3 pour ses GPU basés sur l'architecture Blackwell de nouvelle génération qui devraient arriver à peu près al mismo tiempo. Debido a los altos costos, la adopción de nodos de clase N3 debe limitarse a ciertos productos. Por lo tanto, las cotizaciones más bajas probablemente harán que los diseñadores de chips reconsideren su estrategia de adopción.
También hay otro problema con el N3 de TSMC: bajos rendimientos. Algunas estimaciones de rentabilidad oscilan entre el 60 % y el 80 %, y las fuentes de DigiTimes (a través de Dan Nystedt) indican que son inferiores al 50%. Dicho esto, dado que solo se dice que Apple usa esta tecnología de fabricación y se sabe que la compañía es muy reservada, cualquier detalle sobre los rendimientos de los chips N3 iniciales debe tomarse con cautela.
Deja una respuesta